The implementation of a pipelined floating-point CORDIC coprocessor on NIOS II soft processor

This paper discusses the implementation of a pipelined floating-point Coordinate Rotation Digital Computer (CORDIC) coprocessor using Field Programmable Gate Array (FPGA) to accelerate the computation speed in solving elementary functions on NIOS II soft processor. Examples of the elementary functio...

முழு விளக்கம்

Saved in:
நூற்பட்டியல் விவரங்கள்
தலைமை எழுத்தாளர்கள்: Ibrahim, Muhammad Nasir, Chen, Kean Tack, Idroas, Mariani, Yahya, Zuraimi
வடிவம்: Conference or Workshop Item
வெளியீடப்பட்டது: 2015
பகுதிகள்:
நிகழ்நிலை அணுகல்:http://eprints.utm.my/60606/
http://eprints.utm.my/60606/
குறியீடுகள்: குறிச்சொல் இணை
குறியீடுகள் இல்லை, இந்த குறிச்சொல்லை முதலில் பதிவு செய்யுங்கள்!